Altair PollEx 2026使用可有效减少从设计到制造的PCB设计审查!功能包括PCB设计查看和审查、分析和验证以及制造,提供更好的沟通协作能力,在设计早期检测故障,提供专业的检查工具,提供完整的零件库和材料库,方便用户使用,规划设计新产品,以及制造出高质
Altair PollEx 2026使用可有效减少从设计到制造的PCB设计审查!功能包括PCB设计查看和审查、分析和验证以及制造,提供更好的沟通协作能力,在设计早期检测故障,提供专业的检查工具,提供完整的零件库和材料库,方便用户使用,规划设计新产品,以及制造出高质量的产品!
2026新功能
1、 亮点
ECAD接口
•在PCB的导入ECAD菜单中为西门子PADS Professional添加了新的ECAD格式。它支持使用PADS API(自动化脚本)导入PADS专业二进制文件(*.pcb)。
PollEx建模器
UPE
•添加了从UPE的“文件”>“导入”菜单中的“供应框架”导入UPF库的功能。
PollEx验证
数字前端
•添加了新的VIA屏蔽检查项,以防止噪声耦合和控制阻抗。它检查单端和差分VIA的屏蔽状态、VIA和屏蔽之间的最小间距以及VIA之间的间距。
DFE+
•添加了USB合规性检查项,以自动验证USB接口(USB2.0、USB3.2、USB4.0)的信号质量是否符合合规性规范。
技术清洁度
•在技术清洁度限制中添加了“包含组件阴影区域”选项。此选项在分析危险区域时考虑了由组件轮廓引起的阴影区域。
2、 新功能
PollEx建模器
印刷电路板
•改进了PDBB格式和图形功能,以支持Windows TrueType字体。
•添加了三种笔画字体,以支持Altium Designer布局图。
•在Real PCB Assembly Viewer的“环境”窗口中添加了一个定义切割层的选项。
CP
•在“用户信息设置”窗口中添加了在Excel结果报告中包含交叉探测链接的新选项。
UPE
•在UPE的文件>导入菜单中为西门子Xpedition库添加了一个新的导入器。它需要Cell.hkp、Padstack.hkp和PDB.hkp三个ASCII文件。
PollEx验证
可制造性设计
•添加了一个新的检查选项,用于检查参考名称之间的换行符
将重叠的组件添加到“参考名称订购”项中。
数字前端
•在Connected Comp项目中添加了距离检查选项,以验证特定网络上的引脚间距。
•在“长度和宽度”项中添加了一个选项,用于检查差分对网络的VIA对称性。
DFE+
•在飞行时间项目中添加了飞行长度检查选项,允许用户在飞行时间、延迟时间或飞行长度方法之间进行选择。
•在计时偏差项中添加了长度差异检查选项,允许用户在分析、TLM或长度方法之间进行选择。
•在定时偏移项中添加了网络自动映射选项,使用户能够使用过滤器功能将同一网络组内的网络拆分为单独的通道进行独立测试。
安装教程
1、下载并解压,将“ProgramData”文件夹复制到C盘并覆盖原文件
2、 运行“Altair_Local_Licensing.reg”文件,并确认将信息添加到Windows注册表中
3、安装程序,勾选接受协议
4、安装目录设置
5、安装完成,将2026文件夹复制到安装目录中,替换,默认C:\Program Files\Altair\2026
闪电小编说明:
旨在帮助用户有效缩短开发周期,提高产品质量,自动化软件,在设计审查、分析和制造方面提供更多的功能和优势