行业软件

Synopsys Custom Compiler vV-2023.12 SP1 Linux

大小:未知

安全无毒免费软件无广告

分享

本地高速下载
Synopsys Custom Compiler vV-2023.12 SP1 Linux 下载地址:
南方电信
热门游戏排行
         Custom Compiler带来一流的定制设计技术,加速稳健的定制设计,提供更搞笑的工作环境,更多可视化辅助,增强自动化能力,真实稳定传达设计意图。Custom Compiler提供设计输入、仿真管理和分析以及定制布局编辑功能。它旨在处理FinFET工艺技术最具挑战性的要求
Custom Compiler带来一流的定制设计技术,加速稳健的定制设计,提供更搞笑的工作环境,更多可视化辅助,增强自动化能力,真实稳定传达设计意图。Custom Compiler提供设计输入、仿真管理和分析以及定制布局编辑功能。它旨在处理FinFET工艺技术最具挑战性的要求,提供行业领先的生产力。 同时保持传统工具用户易于使用的工作过程。

功能特色

1、设计输入和模拟 
自定义编译器为设计输入和仿真提供了一个高效的环境,具有混合信号设计、调试、仿真管理、分析和报告的强大功能。原理图条目已通过自动布线、符号生成、画布上的参数编辑等进行了简化。 
自定义编译器原理图编辑器包括有用的调试辅助工具,例如用于检查设计层次结构中的电源和继承连接的电源域分析器,以及用于跟踪设计中信号的层次网络跟踪器。它还包括一个设计比较功能,可以报告原理图之间的变化。 
文本和示意图可以自由组合用于混合信号设计,包括Verilog的语言敏感编辑器。仿真结果的导航、交叉探测和反向注释可用于原理图和文本视图。自定义编译器还具有混合信号划分和可视化的强大功能,例如可参数化的接口元素。 
自定义编译器与Synopsys的PrimeSim“HSPICE、PrimeSim SPICE、PrimeSim-Pro和PrimeSim-XA电路模拟器以及PrimeSim可靠性分析技术集成。还可以与许多第三方模拟器集成。模拟支持包括PrimeWave”设计环境,这是一个全面而灵活的环境,用于设置、运行和调试拐角、多测试台扫描、蒙特卡洛、老化/EMIR和其他分析。PrimeWave设计环境具有强大的基于TCL的脚本功能,可以定制模拟活动,包括基于网格的作业分配和监控。 
PrimeWave设计环境有一个内置的高容量波形查看器,支持高级可视化和图表功能,包括统计分析、直方图和散点图。它还提供基于HTML的报告,以方便设计审查。
2、使用可视化辅助自动化进行自定义布局编辑 
自定义编译器包括用户所需的熟悉多边形编辑功能的快速和用户友好版本,然后通过其开创性的视觉辅助自动化(VAA)流程提高布局团队的生产力。VAA是一种减少布局工作量的创新方法,已被证明可以提高2-10X的生产率,特别是对于基于FinFET的困难设计。VAA利用布局设计师熟悉的图形使用模型来提供自动化,而不需要手动输入约束。使用自定义编译器,无需额外设置即可自动处理常规和重复任务。 
自定义编译器原理图驱动的布局功能是VAA流程的基础。原理图驱动布局通过在布局过程中检查连接和设备参数不匹配来减少布局时间。自定义编译器原理图驱动布局具有几个高级功能。例如,自定义编译器集成的符号编辑器允许布局设计者将设备放置到图案中,而无需担心设计规则的细节。此功能对于创建匹配的模拟布局或自定义数字单元特别有用。自定义编译器包括一个用于完成设备级连接的模式路由器。
自定义编译器VAA流程的kA关键元素是对布局模板的支持。布局模板是设计人员保存和重用放置和布线图案的一种方式。这些模板可以应用于为类似的电路生成布局,即使它们没有相同的晶体管尺寸。自定义编译器在用户的模板库中搜索与电路匹配的模板,并根据所选模板自动生成DRC正确的布局。 
自定义编译器包括内置的布局验证功能,通过在签核验证之前捕获布局过程中的物理和电气错误,减少了昂贵的设计迭代。其中包括一个设计规则检查引擎,其速度足以在编辑过程中动态执行检查。其他内置验证功能包括电迁移检查以及电阻和电容提取。这些可以在布局设计人员的自定义编译器中使用,以便在绘制布局时检查他们的工作。不像其他 
“电感知”工具,自定义编译器的电容提取使用Synopsys的金标准StarRC引擎。 
自定义编译器与IC编译器“II”无缝协作,为自定义和数字实现提供统一的解决方案。它可以在设计过程的任何阶段打开、编辑和保存IC编译器II数据库。用户可以在自定义编译器和IC编译器II之间自由来回移动,使用每个编译器的命令依次改进他们的设计。IC编译器II用户可以使用自定义编译器对他们的数字设计进行完全自定义编辑。同样,自定义编译器用户可以使用IC编译器II在他们的设计中实现自定义数字块。两个工具之间的双向流确保设计的数字和模拟部分保持同步。 
3、设计/布局协作
自定义编译器包括易于传达设计意图和实现模拟设计闭合的功能。为了传达设计意图,设计人员可以以传统方式在原理图上指定约束,也可以使用模板,这是一种指定约束组的强大新方法。设计师可以从以前的设计中提取模板以供重用。模板包括放置和布线模式、虚拟设备甚至保护环的约束。设计师只需选择他们想在布局中使用的模板,他们不需要手动输入约束。自定义编译器将模拟中的电流和电压注释到布局上,以在布局创建过程中启用电迁移和电压相关的设计规则检查。 
自定义编译器提取融合和DRC融合技术减少了实现模拟设计闭合所需的时间。 
Extraction Fusion能够从部分完成的布局中提取布局寄生。这为电路设计者和布局设计者提供了关于布局寄生效应的早期反馈。电路设计人员可以使用早期寄生效应来改进他们的设计,避免布局返工。布局设计人员可以利用早期寄生效应确认他们符合设计规范。DRC Fusion允许在布局期间使用IC验证器进行实时设计规则检查。通过在布局期间检查错误,设计人员可以减少后期错误的数量- 在最终签核检查期间发现的设计规则违规导致的循环迭代。 
4、开放和可定制的环境 
自定义编译器本机基于OpenAccess数据库,因此非Synopsys自定义设计工具的用户可以直接采用。它包括一组丰富的开放式API,可以轻松定制用户体验和集成第三方工具。 
第三方工具集成可用于设计数据管理、电路仿真、物理验证、寄生提取和其他应用。支持的扩展语言包括TCL、Python和C++。自定义编译器支持互操作过程设计工具包(iPDK)标准。自定义编译器iPDK可用于大多数高级节点进程。

闪电小编说明:

全新的现代解决方案,用于全定制模拟、定制数字和混合信号集成电路(IC)设计。

展开

同类推荐

友情提醒:请点击右上角的微信菜单选择使用浏览器打开下载(因为微信中不提供下载功能),点击任意处可关闭该提示信息,谢谢~