Cadence XCELIUM是业界领先的模拟实现最佳验证吞吐量!它是Cadence验证套件的一部分,支持公司的智能系统设计战略,实现了普及智能和更快的设计关闭。可在单核心提升2倍性能并在多核心模拟优化5倍以上性能。Cadence Xcelium通过生产验证,已获得移动、绘图、
Cadence XCELIUM是业界领先的模拟实现最佳验证吞吐量!它是Cadence验证套件的一部分,支持公司的智能系统设计战略,实现了普及智能和更快的设计关闭。可在单核心提升2倍性能并在多核心模拟优化5倍以上性能。Cadence Xcelium通过生产验证,已获得移动、绘图、服务器、消费者、物联网及汽车领域的早期采用者所部属。Xcelium结合JasperGold App、Palladium Z1硬件模拟平台和Protium S1 FPGA原型验证平台,为顾客提供强大的验证套装,协助工程师加速设计创新的脚步。
新版特色
全球电子设计创新的领导者 Cadence Design Systems, Inc. 很高兴地宣布 XCELIUM Main 23.03.002(修补程序)的可用性是 Cadence 验证套件的一部分,支持公司的智能系统设计战略,实现无处不在的智能和 更快的设计收敛。
CCRID 产品名称
–––––––––––––––––––––––––––
JIRA ID 组件摘要
–––––––––––––––––––––––––––
AVSREQ-181401 LP_ISOLATION“-source -sink -no_isolation”不适用于分割线
AVSREQ-185458 LP_ISOLATION 使用 LP 的精化显示精化时间大幅下降
AVSREQ-186545 LP_1801 21.03.013 有效,22.09.003 工具崩溃
AVSREQ-189028 SPECTRE_AMSD xmsim:*E,SYFATAL (****):非法端口实例化。
AVSREQ-185965 SIM_SV_VHDL $export_frcrel 不适用于 Xcelium 22.04.a071 及更高版本上的 VHDL
AVSREQ-189447 LP_MSIE 消息:pwr_finalize_iso - 完成 iso 以连接主快照需要 [xxx]
AVSREQ-188980 GLS_GENERAL tranif0 和 tranif1 中使用的电线抛出“X”,这是意外的。
Cadence的Xcelium逻辑仿真为系统验证、VHDL、混合信号、低功耗和x传播提供一流的核心引擎性能。它支持单核和多核仿真、增量和并行构建,以及通过动态测试重载进行保存/重启。Xcelium逻辑模拟器已被大多数顶级半导体公司以及超大规模,汽车和消费电子领域的大多数顶级公司部署。
Xcelium使用计算软件和直接连接到仿真内核的专有机器学习技术,在整个仿真回归中迭代学习。它分析隐藏在验证环境中的模式,并在后续回归运行中指导Xcelium随机化核,以实现匹配覆盖,同时缩短仿真周期。
Xcelium是Cadence验证套件的一部分,支持公司的智能系统设计策略,实现无处不在的智能和更快的设计收敛。
使用Xcelium多核
加速DFT仿真对于满足紧迫的项目进度是否构成巨大挑战?我们有一个解决方案来加速长时间运行的DFT测试。观看此视频,了解设置Xcelium多核以获得高达5倍的加速度是多么容易,适用于从串行和并行ATPG到MBIST的各种DFT用例,而LBIST
Cadence是电子设计和计算专业知识的关键领导者,利用其智能系统设计策略将设计概念变为现实。Cadence的客户
闪电小编说明:
Xcelium模拟平台提供有助于加速系统开发的优点,多核心模拟优化运行时间,加速专案时程。支持多种最新设计方式及IEEE标准,帮助工程师无需重新编码而获得效能的提升,符合Cadence系统设计实现(SDE)的策略,协助系统及半导体公司以更高效率打造出更完整且具竞争力的终端产品。协助客户优化设计品质、提高生产力,满足各种应用及垂直市场所需的验证需求。